最新软件| 手机版| 软件专题 Xilinx SDNet 2018破解版v2018.2免费版
您的位置:迷你下载>软件频道 > 编程开发 > 编译工具 > Xilinx SDNet 2018破解版 v2018.2免费版
Xilinx SDNet 2018破解版 v2018.2免费版

Xilinx SDNet 2018破解版v2018.2免费版

SDNet开发环境

  • 软件大小:800MB
  • 软件语言:简体中文
  • 软件类型:国产软件
  • 软件类别:编译工具
  • 更新时间:2018-11-02 09:40
  • 软件授权:免费版
  • 运行环境:xp/win7/win8/win10
  • 软件位数:64位/32位
  • 官方网站:https://www.xilinx.com
  • 软件等级:3星

800MB

同类推荐软件

高速下载(需优先下载高速下载器)

软件介绍

为您推荐: 开发环境 编译器

Xilinx SDNet 2018破解版是一款将SDNet开发环境与Xilinx FPGA和SoC器件相结合的工具,主要是用于创建下一代硬件加速的软件定义网络。它通过网络交换和网络切片以及其它方式在数据平面加速中找到应用,支持现代P4数据包处理语言。

Xilinx SDNet 2018破解版

软件介绍

赛灵思(Xilinx)公司日前重磅推出了其实现业界首个“软”定义网络(“软”定义网络)的解决方案 - 全新SDNet软件定义规范环境(网络软件定义规范环境)。说就是,SDNet结合使用赛灵思All Programmable器件,打造出了“软”定义网络这样的交叉技术,从而将可编程能力和智能化功能从控制层扩展至数据层,不仅支持SDN,而且还可以突破性地支持任何软件定义网络架构。

SDNet的最大特点之一是指定内容但不规定方式。也就是说,SDNet将不会关心怎样(如何)实现一个网络规划,而是更在意如何通过软件的方式实现系统级人员的需要(什么) ,比如包的解析,编辑,调节,查找等。另一方面,赛灵思的SDNet支持系统架构者通过新型的高级网络抽象语言(高级包处理规范)自动生成数据平面功能,而无需了解底层设备架构或掌握复杂的硬件编程语言,非常适合不具备FPGA专业知识的计算机专业科研人员

在SDNet的具体使用过程中,系统架构师和技术工程师实现了清晰的任务划分前者负责定义SDNet规格,并使用SDNet编译器生成具体要求;后者则根据要求实现优化,包括具体的器件型号,与IT系统进行集成等。

SDNet的优势

1、改进,高度灵活的服务质量

2、流和会话感知功能

3、完全可编程的硬件数据平面和输入/输出

4、以线速支持网络功能,包括用户定义的自定义功能

5、可扩展的线路速率从1G到400G

6、用于安全应用的数据包分类,例如入侵防御和检测(IPS / IDS)和深度数据包检测(DPI)

7、数据包生成和检查L2-L7协议测试程序

8、国防和军事应用中的自定义协议处理

Xilinx SDNet 2018破解版

P4编程

为了支持网络设备的可编程性,P4(www.p4.org)已经发展成为一种新的编程语言,用于描述如何在从通用CPU到NPU,FPGA和定制ASIC的各种目标上处理网络数据包。P4的设计考虑了三个目标:

1. 协议独立性:设备不应在特定协议中烘焙

2. 字段可重配置性:程序员应该能够在部署后修改设备的行为

3. 可移植性:程序不应与特定的硬件目标相关联

P4是第一个广泛采用的特定于域的数据包处理语言。Xilinx已采用P4作为其SDNet开发环境的标准编程语言。SDNet使用2017年5月发布的最新P4_16语言规范。它还包括一些语言的早期访问概括,预期未来的标准化,允许简化数据包处理,以及允许数据包处理架构定义。P4-SDNet的早期使用案例包括以带宽速率在带内网络遥测(INT)和NFV服务功能链(SFC)中加速数据中心SmartNIC应用。

P4社区已经创建并继续维护和开发语言规范。这包括一组开源工具(编译器,调试器,代码分析器,库,软件P4交换机等)和示例P4程序,使P4用户能够快速,正确地创建新数据平面行为,并创建新想法的原型用于网络应用。Xilinx是该社区的创始成员之一,在P4语言规范开发中发挥主导作用,展示了最早的P4程序高性能实现,并在其SDNet开发环境中提供了P4。

使用帮助

下图演示了系统架构师如何在不需要详细了解底层设备架构的情况下释放Xilinx技术实现智能网络的优势。此实现流程允许系统架构师仅关注他们希望提供的服务,而无需专注于这些服务的实现方式。

Xilinx SDNet 2018破解版

更新内容

1、PX系统构建现在在编译期间使分层设计扁平化,以修复系统可能具有可绕过子系统的元组连接的问题。

2、修复了Vivado®DesignSuite仿真脚本的问题。

3、更新了新版Vivado工具的XPM兼容性。

4、包括其他P4示例设计。

5、Xilinx建议使用通用时钟来驱动查找引擎上的clk_lookup和clk_control输入。

6、为了方便测试平台,SDNet将Vivado的XPM IP版本(xpm_cdc.sv,xpm_memory.sv和xpm_fifo.sv)复制到与Verilog源相同的目录中。但是,在设计上运行Vivado实现工具的情况下,可能需要在打包IP之前删除或替换这些文件,以避免与这些文件的其他版本冲突。Vivado Design Suite在Xilinx \ Vivado \ 2018.x \ data \ ip \ xpm子目录中提供了这些文件的版本。

  • 下载地址

用户评论

(您的评论需要经过审核才能显示)